非开挖工程厂家
免费服务热线

Free service

hotline

010-00000000
非开挖工程厂家
热门搜索:
行业资讯
当前位置:首页 > 行业资讯

什麽是DDR内存如何测试-【新闻】调整阀

发布时间:2021-04-20 12:31:54 阅读: 来源:非开挖工程厂家

什麽是DDR内存?如何测试?

最近几年来,CPU的速度呈指数倍增长。然而,计算机内存的速度增长确不尽人意。在2999年,大批量的PC233内存替代PC222。其间,英特尔公司推出Rambus内存作为PC工业的内存解决方案。在内存技术不断发展的时代,每一种新技术的出现,就意味着更宽的频带范围和更加优越的性能。内存峰值带宽定义为:内存总线宽度 / 8位 X 数据速率。该参数的提高会在实际使用过程中得到充分体现:3维游戏的速度更快,MP3音乐的播放更加柔和,MPEG视频运动图像质量更好。

今年,一种新型内存:DDR内存面世了。对大多数人来说,DDR仍然是一个陌生的名词,然而,它确是数以百计顶级内存和系统设计师3年来通力合作的结晶。DDR的出现预示着内存带宽和性能的全面提高,然而 与 Rambus 内存相比 更重要的一点是DDR的价格更低。

什么是DDR?

DDR是双倍数据速率。DDR与普通同步动态随机内存非常相象。普通同步DRAM与标准DRAM有所不同。

标准的DRAM接收的地址命令由二个地址字组成。为节省输入管脚,采用了复用方式。第一地址字由行地址选通锁存在DRAM芯片。紧随RAS命令之后,列地址选通锁存第二地址字。经过RAS和CAS,存储的数据可以被读取。

同步动态随机内存系统也存在缺陷。它产生的任意波形数量受制于其本身的后备映象随机内存和算法生成程序。由于映象随机内存深度的局限性,使波形只能在自己的循环内重复。因为DDR带宽和速度是普通SDR的二倍,所以波形变化也应是其二倍。因此,测试仪的映象随机内存容量会很快被消耗殆尽。为此,要保证一定的测试分辨率,就必须增大测试仪的内存。

建立测试头也是一个棘手的问题。因为DDR内存的数据读取窗口仅有2—2ns,所以管脚驱动器的上升和下降时间非常关键。为保证在数据眼中心进行信号转换,需要较好的管脚驱动器转向速度。

在频率为266MHz时,开始出现传输线反射。设计工程师发现在设计测试平台时必须遵循直线律。为保证信号的统一性,必须对测试头布局进行传输线模拟。管脚驱动器强度必须能最大限度降低高频信号反射。

测试头设计模拟

针对测试的设计当然收人欢迎,但却不现实。因为自动测试仪的所需的测试时间与花费正比于内存芯片的存储容量。显然测试大容量的DDR芯片花费是相当可观的。新型DDR芯片的通用DFT功能一直倍受重视,所以人们不断试图集结能有效控制和观察的内部节点。专用DFT技术,如JEDEC提出的采用并行测试模式进行多阵列同时测试。不幸的是由于过于要求芯片电路尺寸,该方案没有被采纳。DDR作为一种商品,必须最大限度减小芯片尺寸来保持具有竞争力的价位。

内存条测试

对内存条测试的要求是千差万别的。DDR内存条的制造商假定已经进行过芯片级半导体故障的测试,因而他们的测试也就集中在功能执行和组装错误方面。通过采用DDR 双列直插内存条和小型双列直插内存条,可以有三种不同内存条测试仪方案:

双循环DDR读取测试。这恐怕是最简单的测试仪方案。大多数的测试仪公司一般仅对他们现有的SDR测试仪作一些很小的改动就将它们作为DDR测试仪推出。SDR测试仪的写方式是将同一数据写在连续排列的二个位上。在读取过程中,SDR测试仪能首先读DDR内存条的奇数位数据。然后,通过将数据锁存平移半个时钟周期,由第二循环读偶数位。这使得测试仪能完全访问DDR内存单元。该方法没有包括真正的突发测试,而且也不是真正的循环周期测试。

采用实时专用集成电路控制器设计DDR测试仪并不难。毕竟,新型ASIC集成块可以很容易达到所需的266MHz频率。然而,

紧急关闭阀

减压稳压阀

溢流阀